LEITERPLATTEN-LAYOUT
Die zunehmende Komplexität, immer höher werdende Signalgeschwindigkeiten, die Miniaturisierung und Komponentenvielfalt stellen heutzutage immer höhere Anforderungen an das Leiterplatten-Layout.
Auf Grundlage Ihrer Unterlagen entwickeln wir die Produktionsdaten für die Leiterplatten. Profitieren Sie dabei von unserer langjährigen Erfahrung im Entwurf von Single- wie auch Multilayer-Leiterplatten.
Die AETEC realisiert kundespezifische Leiterplattenlayouts. Die Platzierung der Bauteile und die Entflechtung der elektrischen Verbindungen ist mit moderner Layout-Software Routine. Komplexe Leiterplattenkonstruktionen müssen jedoch in der Regel händig geroutet werden.
- Erstellung der benötigten Bauelementebibliotheken
- Zeichnung der elektronischen Schaltungsteile inklusive VHDL-Komponenten
- Integration von FPGA- und CPLD-Bausteinen
- analoge bzw. digitale Simulation der elektronischen Schaltung
- Umsetzung der Mechanik-CAD Vorgaben
- Impedanzberechnung
- Entflechtung (Routing) der Multilayer Leiterplatte
ERGEBNIS:
- Ausführliche Dokumentation
- Bibliotheken (SCH, PCB-Footprints)
- EMV gerechtes Layout als Altium Designer PCB File
- Gerberdaten, Bohrdaten, Bestückungsdaten
Bibliotheken
We use carefully parameterized and maintained libraries which guarantees that the information on the utilized electronic components is up-to-date. This ensures that basic component data can be traced back and that obsolete components can be replaced at any time.
Altium Designer
Mit dem Schaltplan- und Leiterplatten-Entwicklungswerkzeug Altium Designer entwickeln wir die Schaltpläne und entflechten die Leiterplatten. Mit dem Werkzeug lassen sich alle Spezialfälle wie zum Beispiel Delay-Time-Controlled-Routing, Differential-Pair- und Impedance-Controlled-Routing, etwa für High-Speed-Designs, professionell umsetzen.
Für jedes kundenspezifische Leiterplatten-Design erhalten Sie selbstverständlich das komplette Paket an Layout- und Fertigungsdaten zur beliebigen Weiterbearbeitung in Ihrem Hause.